Fecha de exposición: Mayo, 20hs
Este proyecto trata sobre el diseño, simulación y síntesis sobre una FPGA de un sistema de procesamiento de imágenes digitales con funcionalidades básicas. La implemntación incluye un filtro de afilado en tiempo real sobre un flujo de video de 800 x 600 en 8 bits de profundiad, el control del mismo y la interfaz humana por medio del nucleo de software de un micro RISC de 8 bits picoblaze y un controlador de video digitale formato VGA embebidos en una FPGA.